Indholdsfortegnelse:
Definition - Hvad betyder Backside Bus (BSB)?
En bagsidebus (BSB) er en intern bus, der forbinder den centrale behandlingsenhed til cachehukommelsen, såsom niveau 2 (L2) og niveau 3 (L3) cache. CPU'en lagrer ofte hukommelse i cachen. Her gemmer det data, der ofte bruges og skal hurtigt hentes.
Før BSB brugte computere det enkelte bussystem, som var meget langsommere og ofte skabte flaskehalse. BSB forbedrede CPU-kommunikation med cachehukommelse ved at reducere generelle signaler og eliminere overskydende procedurer. I dag integrerer de fleste pc'er L2 og L3 cache i CPU'en, hvilket gør BSB forældet.
Techopedia forklarer Backside Bus (BSB)
Der er to interne busser, der transporterer data frem og tilbage fra CPU'en: bagbussen og frontsidebussen (FSB). Bagsiden-bussen transmitterer data mellem CPU'en og den sekundære cache, mens frontsidebussen kommunikerer mellem CPU'en og hukommelsen. CPU'en skal hurtigt få adgang til L2-cache, når det er nødvendigt. Hvis L2-cachehukommelsen ikke hurtigt kan placeres og transmitteres, vil CPU'en være mindre effektiv.
L2-cachen er placeret i nærheden af CPU'en, så den let kan nås. Den sekundære cache gemmer data, der gentagne gange bruges, så de hurtigt kan overføres for at hjælpe CPU'en med at behandle data mere effektivt. Ofte har BSB en urhastighed i nærheden af en processorhastighed. På den anden side er FSB meget langsommere ved omkring halvdelen af processorhastigheden.
Før en CPU læser eller skriver data til hovedhukommelsen, undersøger den først dataene i cachen for at se, om der er en kopi. Hvis der er en kopi af dataene, læser eller skriver øjeblikkeligt CPU'en fra cachen, hvilket drastisk fremskynder behandlingen.
På ældre pc'er var der ingen L2- eller L3-cache. I stedet fik bagbussen adgang til cachen eksternt, hvilket var langsomt, men stadig meget hurtigere end ved at bruge RAM gennem FSB. Et system, der bruger begge busser kaldes en dobbeltbussarkitektur eller dobbelt uafhængig bus (DIB) arkitektur. En computer, der har DIB-arkitektur, har en bus, der opretter forbindelse til hovedhukommelsen og en anden bus, der opretter forbindelse til L2-cachen. Dobbeltbussarkitekturen introducerede mange nye design. I dag har de fleste pc'er integreret L2 og L3 cache på CPU'en, hvilket har gjort BSB forældet.
